Вы здесь

Физическое проектирование 4-х ядерного российского микропроцессора Эльбрус-2S

На семинаре присутствовали 48 специалистов.

В докладе Д.Токарева был представлен алгоритм замены ячеек с низкопороговыми транзисторами на ячейки с высокопороговыми транзисторами для уменьшения мощности утечки микросхемы при сохранении её быстродействия. Алгоритм реализован в виде утилиты, написанной на языке tcl. Были представлены результаты использования утилиты в проекте по технологии 90 нм. Среднее сокращение утечки по различным устройствам микросхемы составило 25%.

Доклады Е.Краснюкова и Е.Сарычихина были посвящены вопросам проектирования сеток питания и синхронизации для микросхемы "Эльбрус-2S". Эти доклады представили особую ценность для инженеров, работающих над физическим проектированием данной микросхемы, так как включали достаточно детальное описание сеток - объектов, которые являются неотъемлемой частью каждого устройства микросхемы.